課程資訊
課程名稱
積體電路設計
Integrated Circuit Design 
開課學期
105-1 
授課對象
學程  全電化都會運輸系統基礎技術學分學程  
授課教師
闕志達 
課號
EE3020 
課程識別碼
901 40500 
班次
 
學分
全/半年
半年 
必/選修
選修 
上課時間
星期五6,7,8(13:20~16:20) 
上課地點
博理112 
備註
本系優先。全電運輸學程核心課程。
總人數上限:80人 
Ceiba 課程網頁
http://ceiba.ntu.edu.tw/1051icdesign 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

1. Introduction
2. Devices and Layout
3. Delay
4. Power
5. Interconnect
6. Combinational Circuit Design
7. Sequential Circuit Design
8. Datapath Subsystems
9. Array Subsystems
10. Power/Clock Distribution, I/O, Packaging
 

課程目標
積體電路(IC)將複雜的電路製作於晶片上,是目前電腦通訊與消費電子產品中不可或缺零件。本課程內容主要為數位CMOS積體電路設計與佈局之介紹,配合作業將令選修本課程同學習得積體電路設計的基本技術。

Integrated circuits put complicated circuitry on a miniature-scale die. They form an essential component in popular computer, communications, and consumer products. This course will elaborate on the introduction of the logic and layout design of digital integrated circuits. There will be accompanying homework assignments focusing on hands-on design tool experiences, which complement the textbook and class notes.
 
課程要求
作業(40%)、期中考(30%)、期末考 (30%)
預修課程:電子學 交換電路與邏輯設計 
預期每週課後學習時數
 
Office Hours
另約時間 備註: 預先以電子郵件聯絡。 
指定閱讀
N. H. E. Weste and D. Harris, CMOS VLSI Design, 4th Ed., 2011. 
參考書目
無 
評量方式
(僅供參考)
   
課程進度
週次
日期
單元主題
第1週
2016/09/23  Chapter 0  
第2週
2016/09/30  Chapter 1 Introduction
Chapter 2 Devices and Layouts 
第3週
2016/10/07  Chapter 2 
第4週
2016/10/14  Chapter 2
Chapter 3 Delay 
第5週
2016/10/21  Chapter 3
Chapter 4 Power 
第6週
2016/10/28  Chapter 4
Chapter 5 Interconnect 
第7週
2016/11/04  Chapter 5
Chapter 6 Combinational Circuit Design 
第8週
2016/11/11  Chapter 6 
第9週
2016/11/18  Midterm exam 
第10週
2016/11/25  Chapter 7 Sequential Circuit Design 
第11週
2016/12/02  Chapter 7
Chapter 8 Datapath Subsystems 
第12週
2016/12/09  Chapter 8 
第13週
2016/12/16  Chapter 8 
第14週
2016/12/23  Chapter 8
Chapter 9 Memories (Array Subsystems) 
第15週
2016/12/30  Chapter 9 
第16週
2017/01/06  Chapter 9
Chapter 10 Power, Clock, IO, Packaging